mirror of
https://github.com/djapendix/Div_MMC.git
synced 2025-11-09 16:55:58 +03:00
Update ReadMe
This commit is contained in:
parent
a6848924b2
commit
fed9d75758
@ -1 +1,6 @@
|
|||||||
added Signal's IORQGE (and ReName csrom to RDR or PIN_RDR)
|
added Signal's IORQGE (and ReName csrom to RDR or PIN_RDR)
|
||||||
|
|
||||||
|
Создать проект в Quartus, вставить vhd файл, скомпилировать
|
||||||
|
выбрать тип/вид/модель/марку CPLD/FPGA и скомпилировать
|
||||||
|
назначить выводы согласно схемы и скомпилировать
|
||||||
|
прорбовать прошить и наслаждаться ))
|
||||||
|
|||||||
Loading…
Reference in New Issue
Block a user